您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 组成原理课设(用maxplus仿真)

  2. 注意使用的软件是max+plusII 10.0,如果版本号不正确,编译过程可能出错。内有论文哦:-)
  3. 所属分类:嵌入式

    • 发布日期:2009-04-29
    • 文件大小:1048576
    • 提供者:skyljp
  1. EDA技术多功能数字钟系统的设计

  2. 本设计为通过EDA仿真软件MAX+PLUSII设计一个多功能数字钟,并下载到硬件中实现。本系统的设计电路由计时电路、动态显示电路、闹钟电路、控制电路、显示电路等部分组成。本系统采用动态显示的原理在数码管上显示12小时计时的时刻,具有清零、保持、校时、报时的功能,并在此基础上增加了闹铃、秒表、12小时制计时、A/P显示等功能。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-15
    • 文件大小:521216
    • 提供者:liujilong8
  1. EDA技术数据选择器电路设计

  2. 1、数据选择器的工作原理。 2、基于FPGA和EDA软件的数字电路设计方法与工作流程 3、使用VHDL设计数据选择器的方法。 4、VHDL相关语法知识 5、EDA实验开发系统相关知识。 6、在EDA软件( Max+PlusII软件)平台上VHDL程序的功能仿真的方法。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-25
    • 文件大小:616448
    • 提供者:s617015380
  1. 用EDA制作的报警器

  2. 本系统为采用MAX+PLUSII制作的报警器,主要为电路设计,将其烧制到可编程模块上即可运行
  3. 所属分类:专业指导

    • 发布日期:2009-07-28
    • 文件大小:56320
    • 提供者:chengyinghui17
  1. 《基于FPGA的QPSK调制解调电路设计与实现》附VHDL程序!

  2. 数字调制解调技术在数字通信中占有非常重要的地位,数字通信技术与FPGA的结合是现代通信系统发展的一个必然趋势。文中介绍了QPSK调制解调的原理,并基于FPGA实现QPSK调制解调电路。MAX+PLUSII环境下的仿真结果表明了该设计的正确性。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-11
    • 文件大小:180224
    • 提供者:xiaoming8253
  1. 宝鸡文理学院课设——数字频率计设计

  2. 需要用到的软件有MAX+plusII和ORcad仿真
  3. 所属分类:嵌入式

    • 发布日期:2009-10-20
    • 文件大小:7340032
    • 提供者:limeng19860326
  1. 用VHDL设计138译码器

  2. 熟悉MAX+PLUSII的基本操作,掌握文本输入方法,了解CPLD设计过程。
  3. 所属分类:专业指导

    • 发布日期:2009-11-17
    • 文件大小:236544
    • 提供者:tzd529585047
  1. EDA ( MAX+plus II软件)实验报告

  2. VHDL语言 描述状态机电路 调用Max+PlusII中的lpm库元件设计电路 组合电路 VHDL语言
  3. 所属分类:专业指导

    • 发布日期:2010-09-18
    • 文件大小:4194304
    • 提供者:hanzj123
  1. MAX plusII10.2教程.pdf

  2. EDA工具,这个教程很详细,很容易上手!
  3. 所属分类:专业指导

    • 发布日期:2011-03-31
    • 文件大小:2097152
    • 提供者:zwj01129
  1. Max+plus II简明教程 第一章

  2. Max+plus II简明教程 第一章 Max+plus II开发软件
  3. 所属分类:专业指导

    • 发布日期:2011-11-23
    • 文件大小:409600
    • 提供者:ensiry
  1. Max+plus II简明教程 第二章

  2. Max+plus II简明教程 第二章 原理图输入法设计组合逻辑电路
  3. 所属分类:专业指导

    • 发布日期:2011-11-23
    • 文件大小:515072
    • 提供者:ensiry
  1. Max+plus II简明教程 第三章

  2. Max+plus II简明教程 第三章 原理图输入法设计时序逻辑电路
  3. 所属分类:专业指导

    • 发布日期:2011-11-23
    • 文件大小:348160
    • 提供者:ensiry
  1. max+plusii万能密钥

  2. 万能密钥,不需要向其他的破解文件,要修改破解中的网卡的物理地址
  3. 所属分类:专业指导

    • 发布日期:2012-11-08
    • 文件大小:863
    • 提供者:dengfangwen
  1. maxplus2(Max+plusII)

  2. Max+plusII(或写成Maxplus2,或MP2) 是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:QuartusII,主要用于设计新器件和大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。
  3. 所属分类:其它

    • 发布日期:2013-10-11
    • 文件大小:16777216
    • 提供者:u010452768
  1. MAX+PLUSII开发环境

  2. MAX+PLUSII开发环境 PPT
  3. 所属分类:软件测试

    • 发布日期:2013-10-11
    • 文件大小:3145728
    • 提供者:u012220422
  1. max+plusII设计举例

  2. max+plusII设计方法与实际工程举例。使用图形输入方式来完成输入。设计输入包括步骤等的讲解。
  3. 所属分类:硬件开发

    • 发布日期:2014-06-17
    • 文件大小:1048576
    • 提供者:wangbo5858
  1. MAX+PLUSII多媒体课件

  2. 借助这个多媒体课件可以很方便地掌握MAX+PLUSII的操作过程,十分的实用。
  3. 所属分类:专业指导

    • 发布日期:2009-01-15
    • 文件大小:2097152
    • 提供者:li7275
  1. 课程设计 PCM编码

  2. 课程设计 PCM编码 题目: 设计一无线对讲系统,并对其实施噪声调幅干扰。 整个系统分为以下五部分,每一部分由3~4个同学完成。 题目1.a。语音信号编码与解码设计 要求:对语音信号进行A律十三折线编码, 并设计相应的解码系统 方案: 采用单片PCM编译码器TP3067 在可编程逻辑器件生成的时序控制下实现编译码。 压缩包内容: 原理图(protel格式), 话筒放大电路及输出功率放大电路仿真(用multisim9), VHDL源文件及max+plusII仿真 (不要将文件放在中文的路径下,否
  3. 所属分类:嵌入式

    • 发布日期:2009-03-14
    • 文件大小:5242880
    • 提供者:iavas
  1. Max+Plus II简易用户使用入门指南

  2. 你还在苦苦寻找Max+Plus II简易用户使用入门指南吗?你还在为Max+Plus II简易用户使用入门指南而烦恼么?...该文档为Max+Plus II简易用户使用入门指南,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看
  3. 所属分类:其它

    • 发布日期:2020-12-18
    • 文件大小:237568
    • 提供者:weixin_38613330
  1. 利用MATLAB增强MAX+PLUS II的仿真功能

  2.  摘要:介绍了一种利用工具软件MATLAB强大的数学功能来增强ALTERA公司的可编程逻辑器件设计软件MAX+PLUSII的仿真功能、提高设计品质的方法,有较强的针对性。      随着数字技术的飞速发展,电子工程师在设计中越来越多地采用FPGA来实现复杂的数字功能,不仅仅是简单的时序逻辑,更多的是诸如数字滤波器、信号处理算法的实现等。这样我们就必须要对FPGA设计进行全面的性能分析,而不仅仅是时序的验证,这就对FPGA设计软件的仿真功能提出了更高的要求。而现有的一些流行的FPGA设计工具并不能
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:123904
    • 提供者:weixin_38739942
« 1 23 4 5 6 »